2,迟滞比较器
1)迟滞比较器的电路结构如图 4-27 所示
2)其第一级为差分放大器电路,利用 M5 和 M6 管的交叉耦合来实现对迟滞电压的产生和调整,在经过双端到单端的变换电路,将差分输出信号转为单端输出信号,并通过两级缓冲器进行整形,进而输出数字基带信号。
3)其中,Dir 为控制使能端,在标签向阅读器返回信号时,
AM 解调无需工作,可以通过控制逻辑电路发送的使能信号 Dir,通过 M11 到
M15 管将迟滞比较器的各个支路电流关闭,使比较器不再工作,从而达到降低
标签芯片功耗的目的,起到提高芯片性能的作用。
2)
哪里有射频培训机构
|